当前位置:首页 > 编程开发 > 编程工具 > maxplus2下载

maxplus2

  • 大小:133 MB
  • 语言:多国语言
  • 类别:编程工具
  • 类型:国外软件
  • 授权:免费软件
  • 官网:Home Page
  • 添加:2020-01-17
  • 更新:2024-12-24
  • 环境:Windows7, WinVista, WinXP
  • 安全检测: 金山通过 卡巴通过 小红伞通过 NOD通过 无插件 Win7兼容

相关软件

maxplus2(Max+plus II)是一款专业的可编程逻辑设计软件,由美国Altera公司提供的FPGA/CPLD开发集成环境,是具有设计输入、功能仿真、设计编译等功能。maxplus2拥有友好清爽的操作界面,简单快捷的操作系统,是一款易学易用的EDA软件,非常适合初学者使用。用户可以在maxplus2软件上完成设计输入,通过Verilog、VHDL、AHDL等硬件描述语言的输入方法在大规模设计中得到了广泛应用。前仿真功能是为了检测布局布线前验证电路功能是否有效的功能,而设计编译功能就是将设计输入的系统语言翻译转化为逻辑电路设计的过程。maxplus2具有突出的灵活性与高效性,为设计者提供了多种可自由选择的设计方法和工具。它适合开发中小规模的PLD/FPGA,而开发进行电路设计一般都需要进过七个步骤才能完成,这与ASIC设计有相似之处,而目前小编提供的maxplus2是支持win7操作系统,并且是破解版软件,用户下载解压即可使用maxplus2进行编程设计程序。
maxplus2

安装步骤:

1.下载并解压压缩包;
2.打开压缩文件夹,再打开maxplus2子文件夹,并找到maxstart.exe运行即可使用。

软件特点:

1.开放的界面,Max+plusⅡ支持与Cadence,Exemplarlogic,Mentor Graphics,Synplicty,Viewlogic和其它公司所提供的EDA工具接口。
2.与结构无关,Max+plusⅡ系统的核心Complier支持Altera公司的FLEX10K、FLEX8000、FLEX6000、MAX9000、MAX7000、MAX5000和Classic可编程逻辑器件,提供了世界上唯一真正与结构无关的可编程逻辑设计环境。
3.完全集成化,Max+plusⅡ的设计输入、处理与较验功能全部集成在统一的开发环境下,这样可以加快动态调试、缩短开发周期。
4丰富的设计库,Max+plusⅡ提供丰富的库单元供设计者调用,其中包括74系列的全部器件和多种特殊的逻辑功能(Macro-Function)以及新型的参数化的兆功能(Mage-Function)。
5模块化工具,设计人员可以从各种设计输入、处理和较验选项中进行选择从而使设计环境用户化。
6.硬件描述语言(HDL),Max+plusⅡ软件支持各种HDL设计输入选项,包括VHDL、Verilog HDL和Altera自己的硬件描述语言AHDL。
7.Opencore特征,Max+plusⅡ软件具有开放核的特点,允许设计人员添加自己认为有价值的宏函数。

编程设计七大流程:

1.设计输入。在传统设计中,设计人员是应用传统的原理图输入方法来开始设计的。自90年代初, Verilog、VHDL、AHDL等硬件描述语言的输入方法在大规模设计中得到了广泛应用。
2.前仿真(功能仿真)。设计的电路必须在布局布线前验证电路功能是否有效。(ASCI设计中,这一步骤称为第一次Sign-off)PLD设计中,有时跳过这一步。
3.设计编译。设计输入之后就有一个从高层次系统行为设计向门级逻辑电路设转化翻译过程,即把设计输入的某种或某几种数据格式(网表)转化为软件可识别的某种数据格式(网表)。
4.优化。对于上述综合生成的网表,根据布尔方程功能等效的原则,用更小更快的综合结果代替一些复杂的单元,并与指定的库映射生成新的网表,这是减小电路规模的一条必由之路。
5.布局布线。在PLD设计中,3-5步可以用PLD厂家提供的开发软件(如 Maxplus2)自动一次完成。
6.后仿真(时序仿真)需要利用在布局布线中获得的精确参数再次验证电路的时序。(ASCI设计中,这一步骤称为第二次Sign—off)。
7.生产。布线和后仿真完成之后,就可以开始ASCI或PLD芯片的投产。

是什么?

是Altera公司推出的的第三代PLD开发系统(Altera第四代PLD开发系统被称为:Quartus,主要用于设计6万-100万门的大规模CPLD/FPGA).使用MAX+PLUSII的设计者不需精通器件内部的复杂结构。设计者可以用自己熟悉的设计工具(如原理图输入或硬件描述语言)建立设计,MAX+PLUSII把这些设计转自动换成最终所需的格式。其设计速度非常快。对于一般几千门的电路设计,使用MAX+PLUSII,从设计输入到器件编程完毕,用户拿到设计好的逻辑电路,大约只需几小时。设计处理一般在数分钟内内完成。特别是在原理图输入等方面,Maxplus2被公认为是最易使用,人机界面最友善的PLD开发软件,特别适合初学者使用。

怎么用maxplus2做仿真啊?

1,选择file/project name...输入文件名(将是实体名)注意:没有拓展名,不含中文字样!
2,选择file new 选择text edition file文本输入,选择graphic edition file是图形输入,选择确定
3,file sava,将文件名改为.vhd,同时在右下方的下拉菜单选择.vhd,选择确定;
4,输入文本或图形,选择file sava
5,选择file project sava&check(保存并检查错误)
6,选择assign deice选择器件,若选择auto则由系统帮你选择最小,速度最快的芯片,确定ok;(图形输入进行管脚分配选择assign pin chip)
7,选择 assign global project logic synthesis 在global project aynthesis style中选择fast确定选择;
8,选择file new 选择waveform edition file( 拓展名是.scf);
9,选择node enter nodes from snf....在右上角点击list选择=>确定选择;
10,给管脚定义量后,选择maxplus2 simulator,至此完成到仿真;

出错问题解答:

1.Win7系统安装maxplus2时出现"Setup is unable to find a hard disk location to store temporary files"错误信息怎么办?
控制面板->系统->page高级->环境变量,修改某两个环境变量即可。
Set tmp=c:\Windows\tmp;
Set Temp=c:\windows\tmp;

下载地址

网友评论

0条评论

    广告更精彩

    分类列表

    类型列表

    精品软件推荐